Digital Electronics 정보
회로, 디지털 논리 게이트, 디자인, 디지털 장치 신호 및 처리 알아보기
디지털 전자 전기, 전자, 계측 공학 학생들을위한 중요한 주제, 일반적이다. 그것은 이론과 디지털 시스템의 실제적인 지식과 그들이 어떻게 다양한 디지털 기기에서 구현되는 다룬다. 이 응용 프로그램은 최신 GATE 계획서를 기반으로 개발되었다 및 전자 공학과 학생들을위한뿐만 아니라 GATE, IES 및 기타 PSU 시험 준비에 도움이 될 것입니다.
디지털 전자 정보를 나타 내기 위해 1의 이진수를 사용하고 0 전자 제품입니다
1. 번호 기본 시스템
1.1 논리 연산
1.2 수학 연산
실험용 전기 회로 1.3 건물 회로
1.4 디지털 논리 게이트
2. 논리 게이트
2.1 논리 게이트 / 기본 디지털 게이츠
2.2 논리 게이트 / 조합 게이츠
2.3 논리 게이트 / 기본 논리 게이트 요약
2.4 논리 게이트 요약
3. 디지털 장치
3.1 수학 및 로직 운영
3.2 동기 소자
3.3 비동기 장치
4. 디지털 신호 처리
4.1 디지털 데이터
4.2 데이터 인코더
4.3 데이터 선택기
5. 디지털 컨트롤러
5.1 컨트롤러의 개념
5.2 아두 이노
5.3 깜박임
6. 통신 규격
6.1 개방형 표준
6.2 ANSI
6.3 ISO
응용 프로그램에서 다루는 주제 중 일부는 다음과 같습니다
1. 진수 시스템
2. 이진 시스템
3. 바이너리 수량을 대표
4. 진수와 진수 시스템
5. 이진 - 투 - 진수와 진수 - 투 - 바이너리 변환
6. 이진 - 투 - 진수는 / 진수 - 투 - 바이너리 변환
제 진수 16 진수로 변환 / 진수 진수
8. 이진하려면 16 진수 / 16 진수로 바이너리 변환
9. 부동 소수점 숫자
10. 바이너리 코드
11. 비 가중 코드
12. 이진 - 그레이 코드 변환
13. 그레이 코드 - 바이너리 변환
14. 그레이 코드 응용 프로그램
15 영숫자 코드-ASCII 코드
16. EBCDIC 코드
17. 7 세그먼트 디스플레이 코드
18. 오류 검출 코드
코드를 수정 (19) 오류가 발생했습니다.
대수 스위칭 20 부울
21 부울 대수 정리 (theorem)
22. Minterms 및 Maxterms
합계의 23 제품의 합계 (SOP) 및 제품 (POS)
24. AND 로직 게이트
(25) OR-로직 게이트
(26) NOT-로직 게이트
27. NAND 로직 게이트
28 NOR 로직 게이트
29. XNOR 게이트 로직
(30) 유니버설 게이츠
논리 함수의 구현 (31)의 NAND 게이트를 사용하여
논리 게이트 (32)의 실현 NAND 게이트를 사용하여
논리 함수를 이용하여 NOR 게이트 (33)의 실현
논리 게이트를 이용하여 NOR 게이트 (34)의 실현.
35 개의 Tristate 논리 게이트
36 AND-OR-INVERT 게이츠
37 슈미트 게이츠
38 카노 맵
39 최소화 기법
(40) 2 가변 K-지도
(41) 그룹화 / 돌고 K-지도
2 가변 K-지도 그룹의 42 예
43 3 변수 K-지도
3 변수 K-지도의 44 예
45. 4-변수 K-지도
4 변수 K-지도의 46 예
47. 5 - 가변 K-지도
48 QUINE-McCluskey에 최소화
49. QUINE-McCluskey에 최소화 방법 - 예
(50) 멀티플렉서
51 × 1 멀티플렉서
멀티플렉서 1 : 2 (52)의 디자인
53. 4 : 1 MUX
작은 MUX (54)로부터의 8 대 1 멀티플렉서
55. 16 대 1 멀티플렉서에서 4 : 1 MUX
(56) 디 - 멀티플렉서
디멀티플렉서 (57)의 기계적인 등가
(58) 1 대 4 디멀티플렉서
멀티플렉서와 디 멀티플렉서를 사용하여 59 부울 기능 구현
4 대 1 멀티플렉서 (60)를 사용하여 3 변수 기능
디 먹스 (61)를 사용하여 2~4 디코더
(62) 산술 회로-가산기
63 전 가산기
(64) 전 가산기 사용하여 AND-OR
65. n- 비트 리플 캐리 가산기
66. 4 비트 리플 캐리 가산기
67 캐리 예견 가산기
68. BCD 가산기
69. 2 자리 BCD 가산기
(70) 감산기
(71) 전체 감산기
(72) 병렬 이진 감산기
73 직렬 이진 감산기.
(74) 비교기
(75) 인코더
76 진수 - 투 - 바이너리 인코더
77. 우선 순위 인코더
순차 회로에 78 소개
순차 로직의 79 개념
(80) 입력 신호를 사용
81. RS 래치
RS (82)는 시계와 래치
83 설치 및 홀드 시간
84. D 래치
85 JK 래치
86 T 래치
(87) R-S 액티브 LOW 입력이 플립 - 플롭
88 R-S 액티브 HIGH 입력과 플립 플롭
NOR 게이트 (89)와 R-S 플립 플롭 구현
클록 (90) R-S 플립 플롭
디지털 전자는 전자 공학 교육 과정 및 여러 대학의 기술 학위 과정의 일부입니다.
What's new in the latest 7
• Chapter and topics made offline acces
• Search Option with autoprediction
• Fast Response Time of Application